基于Verilog HDL的公交车报站电路设计开题报告

 2022-10-02 21:57:52

1. 研究目的与意义

基于Verilog HDL的公交车报站电路设计是工程实践性课题,主要的目的是培养学生将所学习的电路知识、集成电路生将所学习的电路知识、集成电路设计和集成电路CAD的技能运用到实际的芯片设计中,结合半导体加工厂的制造工艺,完成具有一定专用功能的专用芯片的设计。

东南大学无锡分校嵌入式系统实验室,拥有XILINX的FPGA仿真板和设计软件,同时有完整的华润上华(CSMC)工艺库,并已经设计并完成过一些产品。

实验室为课题的实施提供了良好的条件。

剩余内容已隐藏,您需要先支付后才能查看该篇文章全部内容!

2. 课题关键问题和重难点

本次课题需要用硬件描述语言Verilog HDL完成电路设计,经过综合与布局,烧录至 FPGA 上进行测试。

根据需要通过可编辑的连接把FPGA内部的逻辑块连接起来,就好像一个电路试验板被放在了一个芯片里。

使用开发平台ISE是Xilinx公司提供的集成化FPGA开发软件,它的主要功能包括设计输入、综合、仿真、实现和下载。

剩余内容已隐藏,您需要先支付后才能查看该篇文章全部内容!

3. 国内外研究现状(文献综述)

在《基于单片机制作的公交车报站系统》这篇论文的作者设计了一种单片机为控制核心,以字符显示站名的报站系统,该设计中采用人工按键的操作方式,实现公交车对站名显示功能。

当公交车到达某一站时,司机或乘务人员只需按动按键,就可以使单片机控制显示模块在液晶屏上显示站名。

并将所到的车站的站号通过串口通讯的方式传送给扶手端的单片机,扶手端的单片机接收站号与存储器中存储的站名进行匹配,最终显示在扶手端的液晶显示屏上。

剩余内容已隐藏,您需要先支付后才能查看该篇文章全部内容!

4. 研究方案

在公交车站设置发送信号装置,当公交车行驶到车站点信号范围内时,系统采用无线收发模块实现公交车和站台之间信息的发射和接受,无线射频模块安装在每个公交车站点,根据收发信息,系统判断公交车进站。

公交车进站,系统发送指令并启动语音模块和显示模块,系统将会把先前收录好的语音通过音频放大器进行处理,最后经过扬声器喇叭播报出来,液晶显示屏将显示此公交车的站点的站名。

在驶离公交车站时,公交车自动播报出站信息和下一站目的地。在该设计中设置两个站点,模拟公交车进出站。

剩余内容已隐藏,您需要先支付后才能查看该篇文章全部内容!

5. 工作计划

①查找文献,完成公交车报站电路的系统功能、电路模块的系统级和划分;

②采用VerilogHDL语言描述电路系统,完成系统电路的设计和模拟;

③运用SYNOPSYS和CADENCE完成芯片的版图设计和验证;

剩余内容已隐藏,您需要先支付 10元 才能查看该篇文章全部内容!立即支付

以上是毕业论文开题报告,课题毕业论文、任务书、外文翻译、程序设计、图纸设计等资料可联系客服协助查找。